-
-
- 图说集成电路制造工艺(全彩图解)
-
- 作者:编者:孙洪文|责编:耍利娜
- 出版社:化学工业
- ISBN:9787122432902
-
售价:39.6
-
内容大纲
芯片是用管壳封装好的集成电路。现代生活中随处可见的电子产品,都离不开各式各样的芯片。那么,功能强大的芯片到底是怎样制造而成的?让我们跟着本书一探究竟吧!
《图说集成电路制造工艺》首先用轻松有趣的语言介绍了半导体行业的发展史;接着将整个芯片制造流程分为“加”“减”“乘”“除”四类,用图说的形式,全面细致地讲解了氧化、化学气相淀积、物理法沉积薄膜、扩散、离子注入、清洗硅片、刻蚀、化学机械抛光、离子注入退火、回流、制备合金、光刻等核心工艺,同时对半导体材料、净化间、化学试剂、气体、半导体设备、掩膜版等必需条件也做了介绍。
《图说集成电路制造工艺》一书内容全面,语言凝练,图文并茂,是一本“硬核”科普书,非常适合集成电路行业人员、对集成电路及前沿科技感兴趣的读者阅读,也可用作高等院校微电子、电子科学与技术等相关专业的教材及参考书。
-
作者介绍
-
目录
第1篇 集成电路制备前的准备工作
第1章 点石成金的神奇行业
1.1 有趣的半导体产业历史
1.1.1 电子管时代
1.1.2 晶体管时代
1.1.3 集成电路时代
1.2 半导体行业现状
1.2.1 半导体行业概况
1.2.2 半导体设计业现状
1.2.3 半导体制造业现状
1.2.4 半导体封测行业现状
1.2.5 中国大陆半导体产业现状
1.3 芯片是怎样炼成的?
第2章 电子产业的基石——硅
2.1 炼丹炉里生长硅
2.2 硅的“脾性”
2.3 半导体器件的基础——PN结
2.4 双极型晶体管
2.5 MOS管
2.6 应力工程-应变硅
2.7 鳍式场效应晶体管
第3章 芯片制造的战略支援部队
3.1 比手术室还干净的地方——净化间
3.1.1 良率——半导体制造的生命线
3.1.2 沾污的类型与来源
3.1.3 净化间的结构
3.2 半导体制造中的化学品
3.2.1 化学溶液
3.2.2 气体
3.3 半导体设备
3.4 半导体测量
3.5 集成电路设计与制造的桥梁——掩膜版
第4章 集成电路工艺概述
4.1 Fab的分区
4.2 典型CMOS工艺流程
4.3 集成电路工艺里的“加”“减”“乘”“除”
第2篇 集成电路工艺中的“加法”
第5章 氧化
5.1 二氧化硅的结构与性质
5.1.1 二氧化硅的结构
5.1.2 二氧化硅的物理性质
5.1.3 二氧化硅的化学性质
5.2 氧化工艺
5.2.1 氧化生长机制
5.2.2 干氧氧化
5.2.3 水汽氧化
5.2.4 湿氧氧化
5.2.5 影响氧化速率的因素
5.3 二氧化硅的应用
5.3.1 器件保护与表面钝化
5.3.2 器件隔离
5.3.3 栅氧电介质
5.3.4 掺杂阻挡
5.3.5 金属层间介质层
5.3.6 氧化硅的其他应用
5.3.7 氧化硅的应用总结
5.4 氧化设备
5.4.1 卧式炉
5.4.2 立式炉
5.4.3 快速热处理(RTP)设备
5.5 氧化质量检查及故障排除
5.5.1 氧化质量检查
5.5.2 氧化故障排除
第6章 化学气相淀积
6.1 薄膜淀积概述
6.2 化学气相淀积工艺
6.2.1 CVD工艺概述
6.2.2 CVD淀积系统
6.2.3 APCVD
6.2.4 LPCVD
6.2.5 PECVD
6.2.6 HDPCVD
6.2.7 CVD过程中的掺杂
6.3 介质及其性能
6.3.1 介电常数k
6.3.2 低k材料
6.3.3 超低k材料
6.3.4 高k材料
6.4 外延
6.4.1 外延概述
6.4.2 气相外延 (VPE)
6.4.3 分子束外延(MBE)
6.4.4 金属有机CVD(MOCVD)
6.5 CVD薄膜质量影响因素及故障排除
6.5.1 CVD薄膜质量影响因素
6.5.2 CVD故障检查及排除
6.5.3 颗粒清除
第7章 物理法沉积薄膜
7.1 集成电路工艺中的金属
7.1.1 铝
7.1.2 铝铜合金
7.1.3 铜
7.1.4 硅化物
7.1.5 金属填充塞
7.1.6 阻挡层金属
7.2 金属淀积工艺
7.2.1 蒸发
7.2.2 溅射
7.2.3 金属CVD
7.2.4 铜电镀
7.3 旋涂
7.4 铝互连工艺流程
7.5 铜互连工艺流程
7.5.1 单大马士革工艺
7.5.2 双大马士革工艺
7.6 金属薄膜的质量检查及故障排除
第8章 扩散
8.1 扩散原理
8.2 扩散工艺步骤
8.3 扩散应用
第9章 离子注入
9.1 离子注入工艺
9.2 离子注入机
9.3 离子注入中的沟道效应
9.4 离子注入的应用
9.5 离子注入后的质量测量
9.6 离子注入中的安全问题
第3篇 集成电路工艺中的“减法”
第10章 清洗硅片
10.1 清洗目的
10.2 清洗硅片的标准流程
10.3 干法清洗工艺
10.4 硅片清洗设备
第11章 刻蚀
11.1 刻蚀概述
11.1.1 刻蚀原理
11.1.2 刻蚀分类
11.1.3 刻蚀参数
11.2 湿法刻蚀
11.3 干法刻蚀
11.3.1 干法刻蚀概述
11.3.2 二氧化硅的干法刻蚀
11.3.3 多晶硅的干法刻蚀
11.3.4 氮化硅的干法刻蚀
11.3.5 金属的干法刻蚀
11.3.6 光刻胶的干法刻蚀
11.3.7 干法刻蚀终点检测
11.4 刻蚀质量检查
第12章 化学机械抛光
12.1 平坦化概述
12.2 传统平坦化工艺
12.3 化学机械抛光
12.3.1 CMP机理
12.3.2 CMP优缺点
12.3.3 CMP主要参数
12.3.4 CMP设备组成
12.3.5 CMP终点检测
12.3.6 CMP后清洗
12.4 CMP应用
第4篇 集成电路工艺中的“乘法”
第13章 离子注入退火
13.1 掺杂离子注入之后的退火
13.2 离子注入制备SOI时的退火
13.3 制备高k介质时的退火
13.4 退火方式
第14章 回流
14.1 PSG回流
14.2 BPSG回流
第15章 制备合金
15.1 制备多晶硅金属硅化物(polycide)
15.2 制备自对准金属硅化物(salicide)
15.2.1 制备Ti硅化物
15.2.2 制备Co硅化物
15.2.3 制备NiPt硅化物
15.3 自对准硅化物阻挡层(SAB)技术
第5篇 集成电路工艺中的“除法”
第16章 深紫外(DUV)光刻
16.1 光刻概述
16.1.1 光刻原理
16.1.2 光刻参数
16.1.3 光刻成本
16.2 光刻工艺流程
16.3 气相成底膜处理
16.4 旋涂光刻胶
16.4.1 光刻胶的组成
16.4.2 光刻胶的特性
16.4.3 对光刻胶的要求
16.4.4 光刻胶的涂敷
16.5 软烘
16.6 对准曝光
16.6.1 光刻光源
16.6.2 曝光关键参数
16.6.3 相移掩膜技术
16.6.4 光学临近修正
16.6.5 浸没式光刻技术
16.7 曝光后烘焙
16.8 显影
16.9 坚膜烘焙
16.10 图案检查
16.11 光刻设备
16.11.1 接触式光刻机
16.11.2 接近式光刻机
16.11.3 扫描投影光刻机
16.11.4 分步重复光刻机
16.11.5 步进扫描光刻机
16.12 硬掩膜技术
16.13 双重图案曝光与多重图案曝光技术
16.14 光刻质量检查
16.14.1 光刻胶质量检查
16.14.2 对准和曝光质量检查
16.14.3 显影质量检查
16.15 光刻安全
第17章 极紫外(EUV)光刻
17.1 EUV光刻原理
17.2 EUV光刻优点
17.3 EUV光刻面临的挑战
17.4 EUV光刻设备
17.5 EUV光刻技术展望
第18章 纳米压印——下一代光刻技术
18.1 纳米压印技术的原理
18.2 纳米压印技术的发展
18.3 纳米压印技术的应用
18.4 纳米压印设备
第19章 其他光刻技术
19.1 电子束光刻技术
19.2 离子束光刻技术
19.3 X射线光刻技术
19.4 定向自组装技术
第6篇 未来的集成电路工艺
第20章 集成电路工艺发展趋势
20.1 未来集成电路的应用领域
20.2 未来的集成电路工艺发展趋势
第21章 集成电路产业中的“卡脖子”问题
21.1 集成电路制造领域
21.2 集成电路设计领域
附录
参考文献