欢迎光临澳大利亚新华书店网 [登录 | 免费注册]

    • CMOS纳米电子学(模拟和射频超大规模集成电路)/集成电路大师级系列
      • 作者:编者:(加)克日什托夫·伊涅夫斯基|责编:王颖|译者:张德明//伍连博//张慧
      • 出版社:机械工业
      • ISBN:9787111765851
      • 出版日期:2025/01/01
      • 页数:437
    • 售价:51.6
  • 内容大纲

        本书主要分为三部分:射频电路、高速电路和高精度电路。射频电路部分首先介绍了纳米级CMOS电路设计所面临的挑战以及面临的主要设计问题;其次详细介绍了射频收发器设计(包括混频器、局部振荡器、功率放大器等关键模块)、全数字射频信号发生器设计、倍频器和射频信号滤波器的设计,以及功率放大器的设计。高速电路部分介绍了串行输入/输出链路设计、锁相环相关概念和原理、延迟锁相环的设计,以及数字时钟信号发生器的设计与实现。高精度电路部分介绍了纳米工艺下模拟电路设计所面临的挑战、1/f降噪技术、ΣΔ设计,以及用于电力线通信的模/数转换器。
  • 作者介绍

  • 目录

    译者序
    前言
    第一部分  射频电路
      第1章  模拟纳米级CMOS电路
        1.1  引言
        1.2  栅漏电流对调节型共源共栅结构的影响
        1.3  用于65nmCMOSDVBH接收机的运算放大器
        1.4  采用65nmCMOS工艺的电流模式滤波器
        1.5  低电源电压下采用65nmCMOS工艺的低延时比较器
        1.6  用于65nmCMOS工艺直接转换接收机的双体混频器
        1.7  总结
        致谢
        参考文献
      第2章  无源混频器收发机设计
        2.1  引言
        2.2  直接变频接收机中的无源混频器
        2.3  直接转换发射机中的无源混频器
        2.4  总结
        2.5  拓展A:共模和差模激励
        2.6  拓展B:计算基带中由基带交流电压激励产生的基带电流
        参考文献
      第3章  利用包络跟踪技术设计用于宽带无线应用的便携式高效极坐标发射机
        3.1  引言
        3.2  极坐标发射机综述
        3.3  使用ET/EER的RF极坐标发射机的系统设计注意事项
        3.4  基于ET的极坐标发射机的包络放大器设计
        3.5  基于ET的极坐标发射机的单片饱和PA设计
        3.6  基于ET的极坐标发射机的系统测量和仿真结果
        3.7  总结
        致谢
        参考文献
      第4章  全数字射频信号发生器
        4.1  引言
        4.2  笛卡儿发射机结构
        4.3  用于数字发射机的高速单比特ΔΣ调制器设计
        4.4  单比特输出开关级
        4.5  带外滤波
        4.6  总结
        致谢
        参考文献
      第5章  倍频器设计:技巧和应用
        5.1  引言
        5.2  超高速计算和通信系统中的倍频器
        5.3  倍频器中的噪声概念
        5.4  单晶体管倍频器
        5.5  具有内部本振倍频的混频器
        5.6  奇数次倍频器
        5.7  总结
        参考文献
      第6章  可调谐CMOS射频滤波器

        6.1  引言
        6.2  Q增强谐振器
        6.3  宽带宽射频滤波器
        6.4  自动调谐
        6.5  应用
        6.6  总结
        参考文献
      第7章  CMOS功率放大器的功率混频器
        7.1  引言
        7.2  功率放大器设计的注意事项
        7.3  功率混频器
        7.4  设计实例
        7.5  总结
        参考文献
      第8章  用于无线通信的GaAsHBT线性功率放大器设计
        8.1  引言
        8.2  线性功率放大器设计
        8.3  最新功率放大器技术
        8.4  总结
        参考文献
    第二部分  高速电路
      第9章  高速串行I/O设计用于信道受限和功率受限的系统
        9.1  引言
        9.2  高速链路概述
        9.3  信道受限设计技术
        9.4  低功耗设计技术
        9.5  光互连
        9.6  总结
        参考文献
      第10章  基于CDMA的高速片对片通信串扰消除技术
        10.1  引言
        10.2  高速I/O链路中的电信号
        10.3  基于CDMA的串扰消除
        10.4  均衡和计时
        10.5  基于CDMA的四线信号收发机
        10.6  总结
        参考文献
      第11章  高速串行数据链路的均衡技术
        11.1  高速串行数据链路基础
        11.2  信道均衡
        11.3  均衡器调谐方案
        11.4  总结
        致谢
        参考文献
      第12章  ΔΣ分数-N型锁相环
        12.1  引言
        12.2  混合型有限冲激响应噪声滤波方法
        12.3  实际电路设计示例
        12.4  总结
        参考文献

      第13章  延迟锁相环的设计与应用
        13.1  引言
        13.2  PLL与DLL
        13.3  DLL环路的动态特性
        13.4  DLL应用
        参考文献
      第14章  纳米级处理器和存储器中的数字时钟发生器
        14.1  引言
        14.2  数字时钟发生器
        14.3  用于高性能处理器的时钟发生器的设计方法
        14.4  高速DRAM应用中时钟发生器的设计方法
        14.5  总结
        参考文献
    第三部分  高精度电路
      第15章  深亚微米CMOS技术中模拟电路的增益增强和低压技术
        15.1  引言
        15.2  基本增益增强技术
        15.3  传统运算放大器在fineline技术中的比较
        15.4  基于fineline技术的运算放大器增益提升方案
        15.5  使用部分正反馈和超级电压跟随器的增益提升
        15.6  低电压技术
        15.7  总结
        参考文献
      第16章  用于降低线性模拟CMOS集成电路低频噪声的互补开关MOSFET架构
        16.1  引言
        16.2  互补式MOSFET架构的原理
        16.3  对线性模拟CMOS集成电路的实现
        16.4  实验验证
        16.5  总结
        参考文献
      第17章  具有基于软件的校准方案的宽带高分辨率200MHz带通ΣΔ调制器
        17.1  引言
        17.2  带通ΣΔ架构
        17.3  基于软件的校准方案
        17.4  实验结果
        17.5  总结
        致谢
        参考文献
      第18章  电力线通信系统的模/数转换规范
        18.1  引言
        18.2  PLC环境中的OFDM调制
        18.3  流行的ADC架构
        18.4  基于整数除法的ADC架构
        18.5  总结
        参考文献
      第19章  LCD的数/模转换器
        19.1  引言
        19.2  电阻串DAC
        19.3  电阻电容DAC
        19.4  分段线性DAC

        19.5  带极性反相器的面积效率RDAC
        19.6  总结
        参考文献
      第20章  1V以下CMOS带隙基准设计技术概述
        20.1  引言
        20.21  V以下CMOS带隙基准的设计挑战
        20.31  V以下CMOS带隙基准的设计
        20.4  总结
        致谢
        参考文献